Produktinformationen
Eine Entwicklungslösung für SRAM mit paralleler 16-Bit-Schnittstelle
Das IS62WV51216BLL SRAM Breakout Board ist eine Entwicklungslösung für
SRAM-Speicher mit paralleler 16-Bit-Schnittstelle. Es bietet
Das IS62WV51216BLL SRAM Breakout Board ist eine Entwicklungslösung für
SRAM-Speicher mit paralleler 16-Bit-Schnittstelle. Es bietet
Ihre
Anwendung mit zusätzlichem 8Mbit (512K x 16bits) Speicher.
Die ISSI IS62WV51216ALL/ IS62WV51216BLL sind statische 8M-Bit-Hochgeschwindigkeits
RAMs, die als 512K-Wörter mit 16 Bit organisiert sind. Es wird mit ISSI's
Hochleistungs-CMOS-Technologie. Dieser äußerst zuverlässige Prozess gekoppelt
mit innovativen Schaltungsentwurfstechniken, ergibt hochleistungsfähige und
Geräte mit geringem Stromverbrauch.
Wenn CS1 HIGH (nicht ausgewählt) oder wenn CS2 LOW (nicht ausgewählt) ist oder wenn
CS1 ist NIEDRIG, CS2 ist HOCH und sowohl LB als auch UB sind HOCH, das Gerät
nimmt einen Standby-Modus an, in dem die Verlustleistung reduziert werden kann
nach unten mit CMOS-Eingangspegeln.
Einfache Speichererweiterung durch Chip Enable und Output
Aktivieren Sie die Eingaben. Der aktive LOW Write Enable (WE) steuert beide Schreibvorgänge
und Lesen des Speichers. Ein Datenbyte erlaubt Upper Byte (UB) und
Unterer Byte-Zugriff (LB).
MERKMALE
* Hochgeschwindigkeits-Zugriffszeit: 45ns, 55ns
* CMOS-Betrieb mit geringer Leistung
* TTL-kompatible Schnittstellenpegel
* Einfache Stromversorgung (2,5V-3,6V VDD)
* Vollständig statischer Betrieb: keine Uhr oder Aktualisierung erforderlich
* Drei Statusausgänge
* Datenkontrolle für obere und untere Bytes
Passt perfekt zu FPGA-Boards!
Anwendung mit zusätzlichem 8Mbit (512K x 16bits) Speicher.
Die ISSI IS62WV51216ALL/ IS62WV51216BLL sind statische 8M-Bit-Hochgeschwindigkeits
RAMs, die als 512K-Wörter mit 16 Bit organisiert sind. Es wird mit ISSI's
Hochleistungs-CMOS-Technologie. Dieser äußerst zuverlässige Prozess gekoppelt
mit innovativen Schaltungsentwurfstechniken, ergibt hochleistungsfähige und
Geräte mit geringem Stromverbrauch.
Wenn CS1 HIGH (nicht ausgewählt) oder wenn CS2 LOW (nicht ausgewählt) ist oder wenn
CS1 ist NIEDRIG, CS2 ist HOCH und sowohl LB als auch UB sind HOCH, das Gerät
nimmt einen Standby-Modus an, in dem die Verlustleistung reduziert werden kann
nach unten mit CMOS-Eingangspegeln.
Einfache Speichererweiterung durch Chip Enable und Output
Aktivieren Sie die Eingaben. Der aktive LOW Write Enable (WE) steuert beide Schreibvorgänge
und Lesen des Speichers. Ein Datenbyte erlaubt Upper Byte (UB) und
Unterer Byte-Zugriff (LB).
MERKMALE
* Hochgeschwindigkeits-Zugriffszeit: 45ns, 55ns
* CMOS-Betrieb mit geringer Leistung
* TTL-kompatible Schnittstellenpegel
* Einfache Stromversorgung (2,5V-3,6V VDD)
* Vollständig statischer Betrieb: keine Uhr oder Aktualisierung erforderlich
* Drei Statusausgänge
* Datenkontrolle für obere und untere Bytes
Passt perfekt zu FPGA-Boards!
Artikelnummer | 5998763 |
Hersteller | |
Kategorie | |
Herstellernr. | P00000035 |
Release-Datum | 22.11.2016 |
Gewicht | 10 g |